发表评论取消回复
相关阅读
相关 FPGA实践教程(一)用HLS将c程序生成IPcore
本文档系列是我在实践将神经网络实现到Xilinx 的zynq的FPGA上遇到的问题和解决方法。 目标:本文档重点探讨vivado HLS软件的使用,描述如何将相应的c程序用H
相关 ZynqNet解析(六)内存的实现
背景:在zynqNet项目之中,程序到底如何分配DRAM上的地址作为global Memory。以及如何分配相应程序的内存。 目录 相关内容 CPU端的函数与作用 FP
相关 ZynqNet解析(二)运行与调试
背景:ZynqNet能在xilinx的FPGA上实现deep compression 目的:运行zynqNet的代码。 源码地址:[https://github.com/d
相关 ZynqNet解析(一)概览
背景:ZynqNet能在xilinx的FPGA上实现deep compression。 目的:读懂zynqNet的代码和论文。 目录 一、网络所需的运算与存储 1.1
相关 ZynqNet解析(五)具体硬件实现
背景:ZynqNet能在xilinx的FPGA上实现deep compression。 目的:读懂zynqNet的代码中关于硬件实现的部分。 目录 1. 几个命名空间
相关 ZynqNet解析(四)FPGA端程序解析
背景:ZynqNet能在xilinx的FPGA上实现deep compression的网络,FPGA端程序运用传入每层数据运算后存在DRAM上。 目的:读懂ZynqNet的F
相关 ZynqNet解析(七)实现于BRAM上的Cache
背景:我们需要仿照ZynqNet的模式构造卷积的IPcore用于FPGA的优化。 目的:搞懂zynqNet的cache的实现。 相关内容: ZynqNet解析(六)内存的
相关 卷积函数的FPGA实现(五)对IPcore进行HLS及bug查找
背景:我们编辑了3x3卷积的IPcore,并完成了预编译。程序通过调用3\3卷积的IPcore实现运行。并通过HLS预编译指令实现为硬件结构,现在我们需要对IPcore程序进行
相关 卷积函数的FPGA实现(六)对IPcore进行HLS及RTL输出
背景:MTCNN的卷积被实现为IPcore 目的:HLS通过IPcore,输出RTL 目录 一、删掉一些语句 二、加回DATAFLOW与UNROLL 2.1 N\_P
相关 ZynqNet解析(八)对IPcore的HLS
背景:zynqNet运用HLS来实现相应的IPcore。相关HLS过程的信息会打印到console之中。 目的:读懂HLS对IPcore代码的HLS过程,具体硬件如何实现。将
还没有评论,来说两句吧...